无锡玖熠半导体科技有限公司正式宣布,国内首个自主可控的DFT全流程工具链全面打通,覆盖从设计到测试的全链路,标志着国产EDA取得里程碑式进展。
无锡玖熠半导体科技有限公司位于开发区长三角工业芯谷,致力于自主知识产权半导体EDA软件产品研发,公司已积累了近20年的研究数据和科研成果并完成客户初步验证,形成自主研发、产品完成、客户验证闭环,填补了重大国内EDA工具在DFT领域的空白。
在芯片设计领域,可测性设计(DFT)如同芯片的“体检系统”——DFT通过在芯片内部预先植入“检测通道”(如扫描链、边界扫描单元),让工程师能像“拍CT”一样快速定位故障,确保每颗芯片出厂前通过严格“体检”。长期以来,这一核心技术被国际EDA巨头公司垄断,成为国产芯片“卡脖子”的关键环节。
玖熠科技团队全面打通的DFT全流程工具链,包含SPLD-TPG(测试向量自动生成工具)、SPLD-DGN(芯片故障诊断系统)、SPLD-MBIST(存储器综合分析工具)、SPLD-BSCAN(边界扫描系统)、SPLD-SCAN(扫描设计工具)这五大核心工具。这也是国内首个从RTL设计到ATE测试的DFT全流程工具链,实现了芯片关键环节自主可控,有效提升芯片良率至国际水准,推动EDA工具、芯片设计、制造工艺的国产化协同,进一步保障关键领域芯片安全。
传统DFT流程因测试需求分散为多个独立模块,导致资源冗余、效率受限。玖熠团队通过自主研发,将各模块深度整合,创新采用JTAG/IJTAG接口作为测试逻辑的粘合剂,统一调度测试硬件——以“一串指令控全局”,实现从扫描链插入到故障诊断的全流程自动化。
随着全球半导体竞争不断白热化,DFT工具链的自主化
将进一步缩短国产高端芯片研发周期,填补全流程空白,推动中国EDA从“点工具”迈向“系统级生态”,为全球半导体产业提供“中国方案”。